应用于GPS接收机频率综合器分频器的设计

作者:朱凯 刊名: 上传者:邰春格

【摘要】 频率综合器在现代无线通信射频系统,高速模拟数字电路中有着越来越广泛的应用,目前其工作频率已经扩展到几个GHz,同时还要满足低噪声,低功耗,快速频道切换的要求。 分频器作为频率综合器中固定输出频率的功能模块,其工作在最高的频率上。因此,其性能对于频率综合器的整体性能来说,具有非常重要的影响。对于一个应用GPS接收机的振荡器来说,其输出频率大约为3.2GHz,而输入的参考频率往往在1MHz左右,因此需要一个分频比大概为3200的分频器。实现如此庞大的分频比往往采用多级的分频器,即工作在高频的预分频器和工作在低频的可编程分频器。而作为分频器前端的预分频器,则决定了分频器主要的性能,往往成为系统速度与功耗优化的瓶颈。 经过多年的实践,相位切换技术成为实现双模预分频器的主流方法。采用往后切换的方式使得在理论上,切换时序完全收敛,也不会有毛刺的产生。因此,其设计瓶颈就在于高速切换模块MUX的设计。另外,由于相位切换技术本身采用的各级高速分频器都是基于电流模的结构,因此其静态功耗与速度的优化也是一个重要的设计考虑因素。 高速数字电路作为分频器的基本电路,其应用场合远不止这些。对于一个典型的GPS接收机来说,LO buffer模块也是属于高速数字电路设计的范畴。而对于LO buffer模块而言,其重要的考量,则是足够大的驱动能力,足够小的功率消耗与足够好的噪声表现。这些都对数字电路的设计提出了很高的要求。 本文利用SMIC 0.18μm RFCMOS的工艺,研究了工作在射频领域的不同结构的高速双模预分频器的性能,并作比较。重点设计了一个工作在3.2GHz,分频比可以达到31/32的双模预分频器。电路采用2.0V电压源,在典型温度50oC下,前仿和版图后仿真均表明,其最大的工作频率可以在4.5GHz左右,而且功耗相对稳定在3.5mA以内。同时设计了一个应用于GPS系统的LO buffer电路。其结构采用了一级高速/2分频器与两级缓冲器,加入实际版图中的长距离金属连线后联合仿真,结构表明在3.2GHz频率和50oC标准温度下,其总功耗在7mA以内。并且可以将VCO的输出摆幅稳定在800mV左右(单级信号的峰峰值)。并且为所有电路模块设计了LDO稳压源,并全部通过版图后仿真。

参考文献

引证文献

问答

我要提问